Tecnológico de Costa Rica
  • ¿Cómo publicar en el Repositorio TEC?
  • Políticas
  • Recursos Educativos
  • Contáctenos
    • español
    • English
  • español 
    • español
    • English
  • Login
Ver ítem 
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.

Listar

Todo el RepositorioComunidades & ColeccionesPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatarioEsta colecciónPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatario

Mi cuenta

AccederRegistro

Estadísticas

Ver Estadísticas de uso

Metodología para la Simulación y Fabricación de Circuitos Impresos en Radiofrecuencia

Thumbnail
Ver/
metodologia_simulacion_fabricación_circuitos_impresos_radiofrecuencia.pdf (6.695Mb)
Fecha
2018
Autor
Pérez-Cáceres, Noel Antonio
Metadatos
Mostrar el registro completo del ítem
Resumen
This thesis proposes a methodology for design, simulation and fabrication of printed circuits in radiofrequency for the new laboratory of Electronics Department at TEC. The approach to analyze electronic platforms designed in CAD environments and CAE environments is detailed. Prototype multilayer printed circuits are discussed and for this reason, an analysis of the plate profile is performed to define the variation range of the stackup for a nominal impedance of 50Ω. The proposed methodology is validated through the case of impedance control for striplines, microstriplines and lines with vias operating at frequency up to 5 GHz. Optimizations are made of all the elements present in the printed circuit (lines, pads, antipads, insulations, tracks, through hole and surface mount connectors), to ensure that the entire process is controlled. The manufactured results are correlated against the simulated ones and are analyzed in terms of electrical performance.
Descripción
Proyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2018.
URI
https://hdl.handle.net/2238/10406
Compartir
       
Métricas
Colecciones
  • Licenciatura en Ingeniería Electrónica [500]

|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1

 

 


|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1