Tecnológico de Costa Rica
  • ¿Cómo publicar en el Repositorio TEC?
  • Políticas
  • Recursos Educativos
  • Contáctenos
    • español
    • English
  • español 
    • español
    • English
  • Login
Ver ítem 
  •   Página Principal
  • Grupos de Investigación
  • Portal de Memorias de Congresos
  • Ver ítem
  •   Página Principal
  • Grupos de Investigación
  • Portal de Memorias de Congresos
  • Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.

Listar

Todo el RepositorioComunidades & ColeccionesPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatarioEsta colecciónPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatario

Mi cuenta

AccederRegistro

Estadísticas

Ver Estadísticas de uso

Leveraging Modern Multi-core Processor Features to Efficiently Deal with Silent Errors

Thumbnail
Ver/
https://revistas.tec.ac.cr/index.php/memorias/article/view/451410.18845/mct.v0i0.4514
Autor
Pérez, Diego
Ropars, Thomas
Meneses, Esteban
Metadatos
Mostrar el registro completo del ítem
Descripción
Since current multi-core processors are more com- plex systems on a chip than previous generations, some transient errors may happen, go undetected by the hardware and can potentially corrupt the result of an expensive calculation. Because of that, techniques such as Instruction Level Redundancy or checkpointing are utilized to detect and correct these soft errors; however these mechanisms are highly expensive, adding a lot of resource overhead. Hardware Transactional Memory (HTM) exposes a very convenient and efficient way to revert the state of a core’s cache, which can be utilized as a recovery technique. An experimental prototype has been created that uses such feature to recover the previous state of the calculation when a soft error has been found. The combination of HTM, Hyper-Threading and Memory Protection Extensions may further improve the performance, applicability and confidence of our technique.
Fuente
Memorias de congresos TEC; 2017: III Jornadas Costarricenses de Investigación en Computación e Informática , 9978-9930 , 10.18845/mct.2017.0 .
URI
http://hdl.handle.net/2238/13107
Compartir
       
Métricas
Colecciones
  • Portal de Memorias de Congresos [68]

|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1

 

 


|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1