Tecnológico de Costa Rica
  • How to publish in Repositorio TEC?
  • Policies
  • Educational Resources
  • Contact us
    • español
    • English
  • English 
    • español
    • English
  • Login
View Item 
  •   Repository Home
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • View Item
  •   Repository Home
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Browse

All RepositoryCommunities & CollectionsBy Issue DateAuthorsTitlesKeywordEducational Resource TypeIntended UserThis CollectionBy Issue DateAuthorsTitlesKeywordEducational Resource TypeIntended User

My Account

LoginRegister

Statistics

View Usage Statistics

Expansión de las capacidades de depuración de la Plataforma de Validación de Producto del procesador Itanium® 2

Thumbnail
View/Open
Informe Final.pdf (1.901Mb)
Date
2007
Author
Cubero-Barker, Rodney
Metadata
Show full item record
Abstract
Este proyecto se realizó para el “Grupo de Desarrollo y Manufactura de Servidores en Componentes Intel de Costa Rica”, y se ha enfocado en el procesador Itanium® 2 de nueva generación con características innovadoras y capacidades extendidas que lo hacen competir en el segmento de mercado de las supercomputadoras. El proyecto se planteó como una investigación para determinar la factibilidad de poder controlar y observar este procesador por medios no convencionales. Se expone aquí la posibilidad de crear procedimientos funcionales a partir de los resultados de la investigación. Requirió el uso del puerto de pruebas descrito por el estándar IEEE.1149.1a, que define tanto los parámetros como las regulaciones que la especifican. Este es esfuerzo innovador para determinar las posibilidades de ampliar las facultades de diagnóstico durante el Proceso de Validación de Producto, con este proyecto se refuerza la capacidad de realizar el análisis de las fallas que se presenta en el procesador a nivel de arquitectura, proveyendo así un mejor nivel de entendimiento que permita al desarrollador plantear mejoras al diseño de este en menor tiempo.
Description
Proyecto de Graduación (Licenciatura en Ingeniería Electrónica). Instituto Tecnológico de Costa Rica. Escuela de Ingeniería Electrónica, 2007.
URI
https://hdl.handle.net/2238/399
Share
       
Metrics
Collections
  • Licenciatura en Ingeniería Electrónica [500]

|Contact us

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1

 

 


|Contact us

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1