Mostrar el registro sencillo del ítem

Una única lógica NOT TTL basada en Memristor

dc.creatorChoudhury, Hirakjyoti
dc.creatorPaul, Suvankar
dc.creatorDeb, Deepjyoti
dc.creatorSubash Das, Prachuryya
dc.creatorGoswami, Rupam
dc.date2023-06-29
dc.date.accessioned2023-11-17T22:56:39Z
dc.date.available2023-11-17T22:56:39Z
dc.identifierhttps://revistas.tec.ac.cr/index.php/tec_marcha/article/view/6771
dc.identifier10.18845/tm.v36i6.6771
dc.identifier.urihttps://hdl.handle.net/2238/14771
dc.descriptionThis article presents a NOT logic gate circuit based on a single memristor, and analyzes it for different biological memristive samples based on extracted resistances. The simple resistorvoltage representation of the memristor in the logic circuit is used to formulate a methodology to tune the parameters of the circuit in accordance with TTL voltage values. The logic circuit consists of two resistors in series with the memristor. The input is connected to one end of the memristor, and the output is drawn across the series connection of the second resistor, and the memristor. The methodology comprises of two steps, where, in the first step, the logic ‘low’ TTLinput voltages are examined, and in the second step, the circuit is evaluated for logic ‘high’ TTLinput voltages. The methodology reveals that there is a mínimum voltage value of ‘high’ TTL-input beyond which the output does not fall within the logic ‘low’ TTL-output. The proposed technique may be extended to evaluate novel memristive materials for single memristor-based NOT logic.en-US
dc.descriptionEste artículo presenta un circuito de puerta NO lógica basado en un solo memristor y lo analiza para diferentes muestras biológicas memristivas basadas en resistencias extraídas. La representación simple de voltaje de resistencia del memristor en el circuito lógico se usa para formular una metodología para ajustar los parámetros del circuito de acuerdo con los valores de voltaje TTL. El circuito lógico consta de dos resistencias en serie con el memristor. La entrada está conectada a un extremo del memristor y la salida se dibuja a través de la conexión en serie de la segunda resistencia y el memristor. La metodología consta de dos pasos, donde, en el primer paso, se examinan los voltajes de entrada TTL “bajos” lógicos, y en el segundo paso, se evalúa el circuito para voltajes de entrada TTL “altos” lógicos. La metodología revela que hay un valor de voltaje mínimo de entrada TTL “alta” más allá del cual la salida no cae dentro de la salida TTL lógica “baja”. La técnica propuesta puede extenderse para evaluar nuevos materiales memristivos para la lógica NOT basada en un solo memristor.es-ES
dc.formatapplication/pdf
dc.languageeng
dc.publisherEditorial Tecnológica de Costa Rica (entidad editora)es-ES
dc.relationhttps://revistas.tec.ac.cr/index.php/tec_marcha/article/view/6771/6542
dc.rightshttps://creativecommons.org/licenses/by-nc-nd/4.0es-ES
dc.sourceTecnología en marcha Journal; 2023: Vol. 36. Edición especial IEEE Latin American Electron Devices Conference (LAEDC); pág 88-94en-US
dc.sourceRevista Tecnología en Marcha; 2023: Vol. 36. Edición especial IEEE Latin American Electron Devices Conference (LAEDC); pág 88-94es-ES
dc.source2215-3241
dc.source0379-3982
dc.subjectMemristoren-US
dc.subjectNOT logicen-US
dc.subjectTTLen-US
dc.subjecthysteresisen-US
dc.subjectgreen electronicsen-US
dc.subjectbiodegradable electronicsen-US
dc.subjectmemristores-ES
dc.subjectNO lógicaes-ES
dc.subjectTTLes-ES
dc.subjecthistéresises-ES
dc.subjectelectrónica verdees-ES
dc.subjectelectrónica biodegradablees-ES
dc.titleA Single Memristorbased TTL NOT logicen-US
dc.titleUna única lógica NOT TTL basada en Memristores-ES
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:eu-repo/semantics/publishedVersion


Ficheros en el ítem

FicherosTamañoFormatoVer

No hay ficheros asociados a este ítem.

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem