Mostrar el registro sencillo del ítem

dc.contributor.advisorRímolo-Donadio, Renatoes
dc.contributor.authorAparicio-Morales, Javier-Andrés
dc.date.accessioned2019-03-14T16:54:23Z
dc.date.available2019-03-14T16:54:23Z
dc.date.issued2018
dc.identifier.urihttps://hdl.handle.net/2238/10413
dc.descriptionProyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2018.es
dc.description.abstractEn este trabajo se analiza un enfoque segmentado para modelar un canal de buses PCB PCI Express. Los modelos de canal se construyen con una aproximación de onda completa 3D para comparar los resultados obtenidos de las simulaciones 2D y 3D, con los modelos segmentados que estaban previamente disponibles. El objetivo es verificar la precisión de los modelos y metodologías segmentadas, con el fin de evaluar si una metodología segmentada todavía sería factible para los sistemas de próxima generación (por ejemplo, PCIe 5.0). En el desarrollo de este trabajo, el proceso de construcción y simulaciones necesarias para analizar la transmisi on de datos se mostrarán, teniendo en cuenta la transición de la placa madre desde el arreglo de vías que soporta el paquete hasta el conector de interfaz PCIe. Se desarrollarán modelos de vías y líneas de transmisión para caracterizar los buses PCIe.es
dc.language.isospaes
dc.publisherInstituto Tecnológico de Costa Ricaes
dc.subjectSeñales eléctricases
dc.subjectInterconexioneses
dc.subjectIntegridad de señaleses
dc.subjectParámetros Ses
dc.subjectPCI Expresses
dc.subjectCapacitores CDes
dc.subjectResearch Subject Categories::TECHNOLOGY::Electrical engineering, electronics and photonics::Electronicses
dc.titleCharacterization and Validation of Interconnect Models for a PCIExpress Buses
dc.typelicentiateThesises


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem