Mostrar el registro sencillo del ítem
Diseño de una biblioteca de compuertas MCML utilizando un algoritmo genético y optimización multiobjetivo
Design of an MCML gate library using a Genetic Algorithm and Multi-objective Optimization
dc.creator | Pereira-Arroyo, Roberto | |
dc.creator | Chacón-Rodríguez, Alfonso | |
dc.date | 2014-12-16 | |
dc.date.accessioned | 2015-03-23T21:04:19Z | |
dc.date.available | 2015-03-23T21:04:19Z | |
dc.identifier | https://revistas.tec.ac.cr/index.php/tec_marcha/article/view/2084 | |
dc.identifier.uri | https://hdl.handle.net/2238/4528 | |
dc.description | En este documento se alude al problema de dimensionamiento de circuitos MCML (MOS Current Mode Logic). Se introduce el Frente de Pareto como una herramienta de análisis útil para explorar el espacio de diseño de las distintas compuertas que conforman nuestra biblioteca básica MCML. Un algoritmo genético (GA) es implementado para detectar automáticamente este frente, en un proceso que busca eficientemente las parametrizaciones óptimas del diseño y sus correspondientes valores en un espacio de aptitudes. Las mediciones del consumo de potencia, el retardo de propagación y el rango del voltaje de salida se usan como funciones de aptitud, puesto que el problema se trata como una tarea de optimización multiobjetiva. Finalmente, se presentan los resultados de las simulaciones postlayout, usando la tecnología de fabricación AMS 0,35 μm. | |
dc.description | In this paper, the problem of sizing MOS Current Mode Logic (MCML) circuits is addressed. The Pareto front is introduced as a useful analysis tool to explore the design space of each gate that is part of our MCML basic library. A genetic algorithm (GA) is employed to automatically detect this front in a process that efficiently finds optimal parameterizations and their corresponding values in an aggregate fitness space. Measures of the power consumption, propagation delay and output voltage swing are used as fitness functions, since the problem is treated as a multi-objective optimization task. Finally, the results of postlayout simulations, using the AMS 0.35 μm technology are presented. | |
dc.format | application/pdf | |
dc.language | spa | |
dc.publisher | Editorial Tecnológica de Costa Rica | |
dc.relation | https://tecdigital.tec.ac.cr/servicios/ojs/index.php/tec_marcha/article/view/2084/1890 | |
dc.rights | Copyright (c) 2014 Tecnología en Marcha | |
dc.source | Tecnología en Marcha; Vol. 27, Núm. 4 (2014); pág. 41-48 | |
dc.source | 2215-3241 | |
dc.source | 0379-3982 | |
dc.subject | Algoritmo genético; optimización multiobjetivo; lógica en modo de corriente; automatización del diseño electrónico. | |
dc.subject | Genetic algorithm; multi-objective optimization; current mode logic; electronic design automation. | |
dc.title | Diseño de una biblioteca de compuertas MCML utilizando un algoritmo genético y optimización multiobjetivo | |
dc.title | Design of an MCML gate library using a Genetic Algorithm and Multi-objective Optimization | |
dc.type | info:eu-repo/semantics/article | |
dc.type | info:eu-repo/semantics/publishedVersion | |
dc.type | Artículo revisado por pares |
Ficheros en el ítem
Ficheros | Tamaño | Formato | Ver |
---|---|---|---|
No hay ficheros asociados a este ítem. |
Este ítem aparece en la(s) siguiente(s) colección(ones)
-
Tecnología en Marcha [2043]
Es una revista que se publica por trimestres