Tecnológico de Costa Rica
  • ¿Cómo publicar en el Repositorio TEC?
  • Políticas
  • Recursos Educativos
  • Contáctenos
    • español
    • English
  • español 
    • español
    • English
  • Login
Ver ítem 
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.

Listar

Todo el RepositorioComunidades & ColeccionesPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatarioEsta colecciónPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatario

Mi cuenta

AccederRegistro

Estadísticas

Ver Estadísticas de uso

Optimización del módulo de planificación de procesos del sistema operativo de tiempo real SIWA-RTOS utilizado en los nodos CRTecMote

Thumbnail
Ver/
Informe Final PG Alexander Valverde [CRTecMote].pdf (1.592Mb)
Fecha
2010-06
Autor
Valverde-Serrano, Alexander Francisco
Metadatos
Mostrar el registro completo del ítem
Resumen
Este documento contempla el análisis de diferentes algoritmos de calendarización de procesos utilizados en sistemas operativos de tiempo real, con el fin de diseñar un algoritmo que reduzca el consumo de potencia del sistema operativo SIWA-RTOS utilizado en los nodos de medición CRTecMote. Se abarca los métodos de planificación por prioridad fija (FPS), turno rotatorio (RRS), cálculo de menor holgura (LLS) y tiempo límite de entrega más próximo primero (EDFS). Además, se presenta la modificación de una herramienta de simulación de algoritmos de planificación denominada TORSHE, logrando obtener parámetros específicos relacionados con la eficiencia de cada uno de las políticas de calendarización implementadas. La política diseñada lleva por nombre planificación por tiempo de entrega más próximo primero con escalamiento de frecuencia en estados no urgentes (EDF-DFS). Los resultados de la implementación demuestran una reducción aproximada del 11% del consumo de corriente respecto a la versión del SIWA-RTOS sin modificar al ser ejecutada sobre un microcontrolador (MCU por sus siglas en inglés) PIC32MX.
Descripción
Proyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2010.
URI
https://hdl.handle.net/2238/666
Compartir
       
Métricas
Colecciones
  • Licenciatura en Ingeniería Electrónica [500]

|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1

 

 


|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1