Tecnológico de Costa Rica
  • ¿Cómo publicar en el Repositorio TEC?
  • Políticas
  • Recursos Educativos
  • Contáctenos
    • español
    • English
  • español 
    • español
    • English
  • Login
Ver ítem 
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
  •   Página Principal
  • Trabajos de Graduación
  • Biblioteca José Figueres Ferrer
  • Escuela de Ingeniería Electrónica
  • Licenciatura en Ingeniería Electrónica
  • Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.

Listar

Todo el RepositorioComunidades & ColeccionesPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatarioEsta colecciónPor fecha de publicaciónAutoresTítulosPalabras clavesTipo de Recurso EducativoDestinatario

Mi cuenta

AccederRegistro

Estadísticas

Ver Estadísticas de uso

Integración de un microprocesador de aplicación específica en un flujo de diseño de circuitos integrados digitales

Thumbnail
Ver/
Integracion_microprocesador_aplicacion_especifica_flujo_diseño_circuitos_integrados_digitales.pdf (3.620Mb)
Fecha
2016
Autor
Castro-González, Reinaldo
Metadatos
Mostrar el registro completo del ítem
Resumen
This document presents a semipersonalized design methodology of digital integrated circuits, by using of Synopsys tools and a 0,13 m CMOS technology. The design ow is made through a scripting structure, mainly in languages like TCL, Bash, and PERL, wich are consistent with the semantics of Synopsys tools. This work discusses how the le and directory hierarchy is developed to locate source les and output products. The e ectiveness of the ow is analyzed by subjecting the RTL of a RISC-V arquitectured Speci c Application Microprocessor (ASP). It discusses the integration of a physical cell for the ASP oating-point unit and the physical cells of the ASP data and program memories. The analysis is performed on the reports generated by the tool, and deterministic veri cation on the RTL and GLN, through simulations generated from test benches, that derives from a golden reference model implementet in a high level programming language.
Descripción
Proyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica. Escuela de Ingeniería Electrónica, 2016.
URI
https://hdl.handle.net/2238/7267
Compartir
       
Métricas
Colecciones
  • Licenciatura en Ingeniería Electrónica [500]

|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1

 

 


|Contáctenos

Repositorio Institucional del Tecnológico de Costa Rica

Sistema de Bibliotecas del TEC | SIBITEC

© DERECHOS RESERVADOS. Un sitio soportado por DSpace(v. 6.3)

RT-1