Show simple item record

dc.contributor.advisorChacón-Rodríguez, Alfonsoes
dc.contributor.authorAcuña-Vargas, Marco
dc.date.accessioned2017-05-08T14:42:40Z
dc.date.available2017-05-08T14:42:40Z
dc.date.issued2016
dc.identifier.urihttps://hdl.handle.net/2238/7048
dc.descriptionProyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2016.es
dc.description.abstractEste informe detalla el proceso de diseño e implementación de un sistema anfitrión desarrollado para albergar el núcleo de simulación. Este sistema hizo posible descargar el NSN en un chip FPGA, con el fin de poder verificarlo fuera de línea y proponer una interfaz de comunicación para que este pudiera funcionar como un verdadero acelerador de una computadora convencional anfitriona.es
dc.language.isospaes
dc.publisherInstituto Tecnológico de Costa Ricaes
dc.subjectProcesadoreses
dc.subjectDatoses
dc.subjectInterfazes
dc.subjectSimuladores de circuitoses
dc.subjectResearch Subject Categories::TECHNOLOGY::Electrical engineering, electronics and photonics::Electrical engineeringes
dc.titleExtensión de las capacidades de comunicación y memoria para sistema de modelado de redes neuronales del olivo inferiores
dc.typetesis de licenciaturaes


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record