Mostrar el registro sencillo del ítem
Desarrollo de un módulo de decodi cación de la para una memoria SRAM de 2 kb, en un proceso CMOS de 180 nm
dc.contributor.advisor | Dr. Ing. Alfonso Chacón Rodríguez | es |
dc.contributor.author | Rodríguez-Hall, Bernardo Emilio | |
dc.date.accessioned | 2019-03-15T21:05:52Z | |
dc.date.available | 2019-03-15T21:05:52Z | |
dc.date.issued | 2018 | |
dc.identifier.uri | https://hdl.handle.net/2238/10421 | |
dc.description | Proyecto de Graduación (Licenciatura en Ingeniería Electrónica) Instituto Tecnológico de Costa Rica, Escuela de Ingeniería Electrónica, 2018. | es |
dc.description.abstract | At the Instituto Tecnol ogico de Costa Rica, at the Escuela de Ingenier a Electr onica, the DCILab (Laboratorio de Dise~no de Circuitos Integrados), is currently developing an ISA RISC-V 32 E microarchitecture, oriented to implantable medic devices with advanced processing. It was developed the access decoder and its peripherals of the memory, part of the MMU in this microarchitecture. The objective is to build di erent cells that function as a standard part of a library and then create an automatic memory generator of the laboratory itself in future projects. | es |
dc.language.iso | spa | es |
dc.publisher | Instituto Tecnológico de Costa Rica | es |
dc.subject | Memoria | es |
dc.subject | Estática | es |
dc.subject | Acceso | es |
dc.subject | Decodificadores | es |
dc.subject | Buffer | es |
dc.subject | Research Subject Categories::TECHNOLOGY::Electrical engineering, electronics and photonics::Electronics | es |
dc.title | Desarrollo de un módulo de decodi cación de la para una memoria SRAM de 2 kb, en un proceso CMOS de 180 nm | es |
dc.type | tesis de licenciatura | es |